Àü±âÀüÀÚ°øÇÐ HOME > ¼îÇθô > Àü±âÀüÀÚ°øÇР  
    ÃÑ »óǰ¼ö : 37°³ [īŻ·Î±×·Î º¸±â]   
¹øÈ£ µµ¼­¸í ÀúÀÚ °¡°Ý ÀÚ·á
37  RF/¸¶ÀÌÅ©·ÎÆÄ °øÇÐ ½ÇÀü ¹®Á¦¿Í ±×¸²À¸·Î ¹è¿ì´Â Advanced Desi.. Á¶¿µ½Ä 32,000¿ø ÆÇ¸ÅÁß
36  C,RÀÇ ¼±Çü´ë¼öÇÐ ¾öÁ¤±¹ 20,000¿ø ÆÇ¸ÅÁß
35  Cadence Virtuoso¸¦ ÀÌ¿ëÇÑ Full Custom IC Design À̺´Áø 30,000¿ø ÆÇ¸ÅÁß
34  µðÁöÅÐȸ·Î ½ÇÇè ¹Ú½Âȯ, Àå.. 26,000¿ø ÆÇ¸ÅÁß
33  HTRI ¿¹Á¦·Î ¹è¿ì´Â ¿­±³È¯±â ¼³°è½Ç¹« ±èÁÖ¿µ 70,000¿ø ÆÇ¸ÅÁß
32  ½±°Ô¹è¿ì´Â ¹ÝµµÃ¼ ¿ìÄ¡µµ¹Ì, .. 23,000¿ø ppt
31  Viado ȯ°æÇÏ¿¡¼­ Verilog¸¦ ÀÌ¿ëÇÑ FPGA ¼³°è ¹× ½Ç½À ±è°æ±â 19,000¿ø ppt
30  ¶óÁ¸®ÆÄÀÌ µû¶óÇϱ⠰ø¼º°ï, ¹é.. 20,000¿ø ÆÇ¸ÅÁß
29  ÀüÀÚȸ·Î¼³°è ¿¬±ÔÈ£ 37,000¿ø ÆÇ¸ÅÁß
28  ¹°¸®ÀüÀÚ°øÇÐ ¿¬±ÔÈ£ 21,000¿ø ÆÇ¸ÅÁß
27  ED-51EK¸¦ ÀÌ¿ëÇÑ ¸¶ÀÌÅ©·ÎÇÁ·Î¼¼¼­ ½Ç½À ÀÌÇà¿ì 11,000¿ø ÆÇ¸ÅÁß
26  Verilog HDL ȸ·Î¼³°è½Ç½À ÀÌÇà¿ì 11,000¿ø ÆÇ¸ÅÁß
25  ÃֽеðÁöÅаøÇÐ ¾È°è¼± 19,000¿ø TP
24  ÃֽеðÁöÅÐ ³í¸®È¸·Î ¼³°è ¾È°è¼± 20,000¿ø TP
23  ÁýÀûȸ·Î °øÁ¤±â¼ú ¿¬±ÔÈ£ 20,000¿ø ÆÇ¸ÅÁß
22  ½ÇÀü ±Ý¼ÓÀç·á±â¼ú»ç ÀÌÁøÈñ ¿Ü 80,000¿ø ÆÇ¸ÅÁß
21  ±¸¸® ¹× ±¸¸®ÇÕ±ÝÀÇ ÀÌÇØ ÀÌÁøÈñ ¿Ü 80,000¿ø ÆÇ¸ÅÁß
20  Àü±â±â±â ¹× Àü·ÂÀüÀڽǽÀ ±èÁ¾ÇØ, Á¶.. 20,000¿ø ÆÇ¸ÅÁß
19  AVR ATmega 128 Á¦¾î ÀÌÀçâ 24,000¿ø ÆÇ¸ÅÁß
18  µðÁöÅÐÀüÀÚȸ·Î&ÀüÀÚ°è»ê±âÀÏ¹Ý ±èÇѱâ, ¹Ú.. 25,000¿ø ÆÇ¸ÅÁß

[1] [2] 


Copyright(c) 2003 TEL:(031)942-7861 FAX:(031)942-7864. All Rights Reserved. Send E-mail to webmaster